## 電力制約下での性能向上を目的とした 大規模並列計算機システム向け稼働計算ノード数決定法の 提案

上原 有太<sup>1</sup> 稻富 雄 $-^{2,3}$  井上 弘 $\pm^{2,3}$ 

概要:近年,最大消費電力が制約を超過することを前提に大量のハードウェアを設置し,アプリケーション特性に応じてシステム稼働時の実効消費電力が電力制約値を超えないよう制御する電力制約適応型システムの研究が注目を浴びている.本稿では,このような電力制約適応型システムの一例として,電力制約下において実効性能を高める計算ノード数決定法を提案する.32個の計算ノードを有する計算機サーバシステムを用いた評価を行った結果,同一電力制約下において,従来実行方式と比べ最大で1.77倍の性能向上を実現した.

### Parallelism Optimization to Boost Effective Performance of Power Constrained Supercomputers

Uehara Aruta<sup>1</sup> Inadomi Yuichi<sup>2,3</sup> Inoue Koji<sup>2,3</sup>

**Abstract:** This paper proposes a technique to improve parallel execution performance under power constraints. Power wall is one of the most serious issues for future exa-scale supercomputers. One of the solutions to tackle with this problem is to overprovision the hardware but manage the system power consumption dynamically. By means of assuming this kind of overprovisioned system, a methodology to find the best number of computing nodes to be used for application executions is proposed. The experimental results show that the proposed approach can achieve 1.77x performance improvement compared to a conventional execution scheme.

#### 1. はじめに

スーパーコンピュータに代表される大型並列計算機シス テムの性能向上は、トランジスタ集積度の向上に伴う計算 ノード性能の向上,ならびに、計算ノード数の増加による システム規模の拡大によって支えられてきた.しかしなが ら、2011年に世界最高性能を達成した京コンピュータで約 13MW、2013年現在での世界最速スパコンであるTianhe-2 では約18MW という大きな電力を消費している[1].米国

 九州大学 大学院システム情報科学府情報知能工学専攻 Dept. of Advanced Information Technology, Kyushu Univ.

<sup>2</sup> 九州大学 大学院システム情報科学研究院情報知能工学部門
Dept. of Advanced Information Technology, Kyushu Univ.

 <sup>3</sup> 科学技術振興機構/CREST JST/CREST DARPA (Defense Advanced Research Projects Agency) の報告 [2] では現実的に供給可能な電力は 20MW とされて おり,今後のスパコン開発においては消費電力の増大が深 刻な問題となっている.一方で,スーパーコンピュータ上 で動作させるアプリケーション・プログラムのシステムへ の要求は多様化しており,演算性能で 100 倍,メモリ帯域 で 1000 倍,メモリ容量で 1000 倍もの差が要求仕様に生じ るという報告がある [3].したがって,次世代のエクサス ケール・スーパーコンピュータを実現するためには,アプ リケーション特性に基づく様々な要求仕様に対応できる柔 軟性を有し,その上で,与えられた電力バジェットを効率 的に利用してアプリケーションの実行性能を最大化するた めの技術開発が不可欠となる.

このような課題に対し,現在我々は,電力バジェットこ

そが考慮すべき最重要資源であるとの考えに基づき,電力 制約適応型システムに関する研究開発を進めている[4].従 来のスパコン設計法では,システム全体が稼働した際に消 費される理論ピーク消費電力(定格消費電力,いわゆる熱 設計電力)が制約を越えない範囲でハードウェア資源を投 入する.これに対し,電力制約適応型システムでは,最大 消費電力が制約を超過することを前提に大量のハードウェ アを設置する.そして,アプリケーション特性に応じてシ ステム稼働時の「実効消費電力(実際に消費する電力)」が 電力制約値を超えないよう制御する.このようなシステム 実装方式を「オーバプロビジョニング方式」と呼ぶ.これ までに,科学技術計算向けアプリケーションの電力特性に 関する解析等[5]を行ってきた.しかしながら,オーバプ ロビジョニングに基づくシステム制御法とその効果に関す る議論は未だ行われていない.

そこで本研究では,オーバプロビジョニングに基づく並 列計算機システム構成を前提とし,電力制約下において実 効性能を高める計算ノード数決定法を提案する.また,ベ ンチマーク・プログラムを用いた定量的評価を行い,その 有効性を示す.一般に,並列計算機システムの性能は,計 算ノード単体性能,ならびに,システムに搭載された総計 算ノード数に大きく依存する.通常,システムが搭載可能 な総計算ノード数は,設置可能面積(面積制約)と利用可 能最大電力量(電力制約)によって決定されるが,本研究 では電力制約にのみ着目する(すなわち,十分な設置面積 を有する).そして,各計算ノードでは消費電力量の設定 (電力キャッピング)が可能であると仮定する.これによ り、「各計算ノードへの電力キャッピングの度合い」と「電 力制約下で稼働可能な計算ノード数」が変更可能となる. 提案方式では,このようなオーバプロビジョニングを施し た並列計算機システム構成を前提とし,アプリケーション が有する電力性能特性, 並列性, ならびに, 計算ノード未 使用時の消費電力を考慮することで,電力制約下において 性能が最大となる計算ノード数(ならびに各計算ノードで 使用可能な消費電力バジェット)を決定する.本方式では, 単一計算ノードを用いた1回,ならびに,複数計算ノード を用いた3回の事前実行を必要とする.これらの事前実行 において実行時間と消費電力値を測定することにより最適 な計算ノード数を求める.ベンチマークを用いた定量的評 価を行った結果、多くの場合で最適な計算ノード数を決定 でき,従来の並列計算機システム構成法と比較して最大で 約1.77倍の性能向上を実現することができた.

本稿の構成は以下の通りである.まず,第2節で HPC (High Performance Computing)アプリケーションを対象 とした電力性能特性の詳細を解析する.特に,計算ノード に割当て可能な電力バジェットを変化させた際の性能への 影響,ならびに,オーバプロビジョニング方式による性能 向上の可能性を定性的かつ定量的に解析する.次に第3節 では,プロファイル情報に基づき計算ノード数を決定する 方式を提案する.そして,第4節でベンチマーク・プログ ラムを用いた定量的評価を行い,提案方式の有効性を明ら かにする.最後に第5節で本稿をまとめる.

# 電力制約を考慮した HPC アプリケーションの並列実行性能解析

#### 2.1 想定する並列計算機システム

本稿で想定する並列計算機システムである電力制約適応 型システムについて説明する. 第1節で述べたように,電 力制約適応型システムではオーバプロビジョニングにより 豊富なハードウェア資源を搭載する.そして,システムの 稼働に利用可能な消費電力を越えない範囲内において、シ ステムを構成する様々なハードウェア要素に対して適切に 電力バジェットを配分する.各ハードウェア要素では,与 えられた電力バジェットに基づき電力性能特性を決定する ハードウェア・パラメータを決定する.ここで,各ハード ウェア要素への電力バジェットの配分は,当該ハードウェ ア要素の電力キャップ値(消費可能な電力の期待値)を決 定することで実現する.例えば,計算ノードを構成する CPU においては,インテル社が提供する RAPL (Running Average Power Limit) [6] を用いることで電力キャッピン グが可能となり,その値に応じて電源電圧と動作周波数の 値が自動で調整される.RAPL では計算ノードに搭載され た DRAM に対する電力キャッピングもサポートしており, CPU と DRAM への電力キャップ値を適切に決定すること で高性能化を実現することが可能である [5].

計算ノードの消費電力の内訳を考えた場合, CPU とメモ リ (DRAM) が支配的となる場合が多い [7]. そのため, こ れらのハードウェア要素は計算ノードにおける電力キャッ ピング対象となり得ることが望ましい.しかしながら,計 算ノードに搭載されるメモリ容量は増加傾向にある(その 結果,消費電力が増大する)ものの,以前として CPU が多 くの電力を消費している.例えば,文献 [7] では,DRAM は CPU が消費する電力の 25~50% 程度と報告している. また,現状では CPU と比較して,DRAM での動的電力制 御 (DVFS:Dynamic Voltage and Frequency Scaling など) は一般的ではない.そこで本研究では,消費電力キャッピ ングの対象は CPU のみとする.

また稼働計算ノード数を制限している場合,各計算ノー ドはアプリケーションを実行している計算ノード(以下, 稼働計算ノードと呼称)と実行を行っていないアイドル状 態の計算ノード(以下,アイドル計算ノードと呼称)の2 つに分類できる.アイドル計算ノードは,アプリケーショ ンの実行は行っていないが,ある程度の電力を消費してい ると考えられる.そのため,本稿ではアイドル計算ノード は常にある一定の電力を消費していると仮定する.

#### 2.2 電力バジェット分配方法

本節では,電力バジェットの各計算ノードへの分配方法 について考える.計算ノードへの電力バジェットの分配法 として,

- 計算ノード均等分配:計算ノード間で計算の進行度合いを共有する必要はないが,計算ノード間の負荷の不均一が生じた場合,最も実行が遅い計算ノードに性能が律速される
- 計算ノード不均等分配:計算ノード間の負荷の不均一を改善できるが,計算ノード間で計算の進行具合を共有しなければならない

の2通りが考えられる.電力バジェットを付近等に分配す る場合,計算ノード間の計算の進行度合いを共有する機構 が必要となるため,本稿では全ての計算ノードに割り当て る電力バジェットは均等であるとする.

ここで,システム全体で使用できる総電力バジェットを *B<sub>total</sub>* とする.この時,稼働計算ノード数を*N* とした時の CPU に割り当て可能な電力バジェット *B<sub>CPU</sub>(N)* は式(1) で表される.また,その時の CPU の電力キャップ値を式 (2) で表す.

$$B_{CPU}(N) = \frac{B_{total} - TDP_{node} * \alpha * (N_{max} - N)}{N} - P_{other}$$
(1)

$$CAP_{CPU}(N) = min(B_{CPU}(N), TDP_{CPU})$$
(2)

各変数は以下の通りである.

- *B*total:システム全体の電力バジェット[W]
- *B<sub>CPU</sub>(N)*:稼働計算ノード数がNの時の,1ノードのCPUの電力バジェット[W]
- *CAP<sub>CPU</sub>(N)*:稼働計算ノード数がNの時のCPUの 電力キャップ値[W]
- N<sub>max</sub>:システム全体の計算ノードの数
- *Pother*: CPU 以外のハードウェアの消費電力 [W]
- *TDP<sub>node</sub>*:計算ノードの TDP[W]
- $TDP_{CPU}$  : CPU  $\mathcal{O}$  TDP[W]
- *α*: *TDP<sub>node</sub>* に対するアイドル計算ノードの消費電力の比率

ただし、メモリやディスクといった CPU 以外のハードウェ アは常に Pother だけ電力を消費しているとしている.

2.3 稼働計算ノード数と CPU 電力バジェットの関係

本節では,稼働計算ノード数が配分可能な CPU 電力バ ジェット量に与える影響を解析する.本解析では,九州大 学情報基盤研究開発センターに設置されたスーパーコン ピュータ PRIMEAGY CX400 を用いた.CX400の諸元を 表1に示す.

ここで,システム全体で消費可能な電力Btotalを8,400W とし,この電力制約を満たす範囲において稼働計算ノー



ド数 N を 1 から 32 に変化させた際の *CAP<sub>CPU</sub>(N)* を図 1 に示す. 横軸は稼働計算ノード数, 縦軸は CPU の電力 キャップ値 CPU<sub>CAP</sub>(N) を表す.本図では計算ノードの アイドル時(未稼働時)の消費電力を表すパラメータ α を 0~0.5 まで変化させた場合を示している.この図より,稼 働計算ノード数の増加に対して CAP<sub>CPU</sub>(N) が一定な区 間,ならびに,単調減少する区間が存在することが分かる. 前者は,計算ノードのTDPに対して十分な(TDP以上の) 電力バジェットを稼働計算ノードに割り当てる事が可能な 範囲である. 例えば, α が0の場合, 20 台の計算ノードを TDP で稼働させることができる.その後,稼働計算ノー ド数の増加に伴い稼働計算ノード当たりに分配可能な電力 バジェットが減少する.図2は図1における $CAP_{CPU}(N)$ の微分値(稼働計算ノード数を1台増加することにより生 じる CAP<sub>CPU</sub>(N) の変化量) である.この図より,稼働 計算ノードの増加により,各稼働計算ノードに対して電力 キャッピングを施す必要が生じた瞬間 (例えば,  $\alpha$  が 0 の 場合,稼働計算ノード数が20台から21台へと変化した 時)に CAP<sub>CPU</sub>(N) が大幅に減少し,その後は緩やかに 電力バジェットが減少することが分かる.これらの結果か ら,以下のことが明らかになった.

- ある電力制約下において稼働計算ノード数を増加させると,各稼働計算ノードに割り当てられる電力バジェットが計算ノードの TDP を下回ることにより CPU の電力キャッピングが必要となる.
- 各稼働計算ノードに施される CPU 電力キャッピングの量は,稼働計算ノード数の増加に減少する(CPU 電力キャッピングが有効になった瞬間が最も多くの電力バジェットを削減される).
- 稼働計算ノード数を増やした場合,アイドル計算ノードが消費する電力の割合 αの増加に伴い,CPUの電力キャッピングを施す必要が生じる最小稼働計算ノード数,ならびに,稼働計算ノード当りの電力バジェット減少量は徐々に小さくなる.

| 最大計算ノード数 ( $N_{max}$ )              | 32                 |                                                |
|-------------------------------------|--------------------|------------------------------------------------|
| CPU                                 | Intel Xeon E5-2680 |                                                |
| 1 ノードあたりの CPU 数                     | 2                  |                                                |
| 1 ノードあたりのコア数                        | 16 (8 J7 × 2)      |                                                |
| CPU の最大動作周波数                        | 2.70[GHz]          | CX400 の仕様書より引用                                 |
| 1 つの CPU の最低動作電力                    | 51[W]              |                                                |
| 1 つの CPU の <i>TDP<sub>CPU</sub></i> | 130[W]             |                                                |
| 計算ノードのメモリ構成                         | 8GB×16枚(計128GB)    |                                                |
| $TDP_{node}$                        | 420[W]             |                                                |
| $B_{total}$                         | 8,400[W]           | <i>TDP<sub>node</sub></i> * 20 として算出           |
| $P_{other}$                         | 160[W]             | TDP <sub>node</sub> - TDP <sub>CPU</sub> として算出 |
|                                     |                    |                                                |







#### 2.4 定量的解析

#### 2.4.1 実験概要と実験環境

本節では,実際のHPCアプリケーションを用いた定量 的解析を行い,アプリケーションが有する電力性能特性, 並列性,ならびに,アイドル計算ノードが消費する電力が 実効性能に与える影響を明かにする.そして,これらの結 果に基づき,オーバプロビジョニングによる性能向上効果 を確認する.性能向上の比較対象として,1ノードの消費 電力を*TDP<sub>node</sub>*として,電力制約を満たす最大の計算ノー ドを用いて実行した時の性能と比較する.

CPU の電力キャップ値は,式(1),(2)を用いて算出す る.その後,αの値を変えることでアイドル計算ノードの 消費電力を擬似的に変化させた後,同様の計測を繰り返す. それにより得られた性能(実行時間の逆数)を比較し,稼 働計算ノード数とアイドル計算ノードの消費電力が性能に 与える影響を確認する.CPU への消費電力キャッピング には RAPL を用いる.

2.4.2 ベンチマーク・プログラムと電力性能特性

本説では実験で使用した HPC ベンチマークの詳細を説 明する.用いたベンチマークの内容は以下の通りである.

- BT:NPB(NAS Parallel Benchmark)[8] に含まれる, 流体シミュレーションを行うベンチマーク・プログラ ムである.
- OpenFMO: 九州大学, 九州先端科学技術研究所で開発

された FMO (Fragment Molecular Orbital method: フラグメント分子軌道法)プログラムである.FMO とは,タンパク質,DNA,糖鎖などの大規模生体分子 に対する電子状態計算を行うために開発された並列処 理向けの計算手法である.

MHD シミュレーション:太陽風と呼ばれる磁場を伴った太陽から吹いてくるプラズマと惑星の磁場の相互作用によって形成される惑星磁気圏シミュレーションプログラムである[9].

BT と MHD シミュレーションは MPI 並列化されてい るアプリケーションである.今回実験を行った環境では1 ノードあたりのコア数が16 であるため,1 ノードにつき 16MPI プロセスを立ち上げて実行を行った.ただし,MHD シミュレーションは問題サイズが MPI プロセス数に依存 しているため,一律の問題サイズを維持できない計算ノー ド数に関しては実行を行っていない.一方,OpenFMO は MPI と OpenMP のハイブリット並列のアプリケーション である.そのため,1 ノードあたり1つの MPI プロセスを 立ち上げ,各 MPI プロセスがスレッドを16 個生成して並 列実行を行うよう実行した.

まず,各ベンチマーク・プログラムの並列化効果につい て議論する.図3に各アプリケーションの並列性を示す. 横軸は稼働計算ノード数,縦軸はアプリケーションごとに 1ノードで実行した時の性能で正規化した正規化性能であ る.この結果より,BTとMHDシミュレーションはほぼ 稼働計算ノード数に比例した性能向上を達成できており, 並列性の高いアプリケーションであることが分かる.一 方,OpenFMOは性能が頭打ちになっており,最大で6倍 程度の性能向上しか達成できていない.そのため,並列性 の低いアプリケーションであることが分かる.

また,図4に電力キャップ値に応じた1ノードでの実行 性能を示す.横軸は電力キャップ値,縦軸は電力キャップ 値が51[W]の時の性能で正規化した正規化性能である.こ の図より,電力キャップ値がアプリケーションの実行に与 える影響が分かる.各アプリケーションにおいて,ある電 力キャップ値までは線形に性能向上しており,それ以上電







図 4 電力キャップ値に応じた 1 ノードでの実行性能

カキャップ値を大きくしても性能が横這いになっていることが確認できる.これは,性能が横這いになる電力キャップ値の時に CPU に対して十分に電力が供給されており, CPU が定格動作周波数で動作していることを示している. 2.4.3 結果

電力バジェットに応じた各アプリケーションの性能の推移を図 5~7 に示す.図 5 は BT,図 6 は OpenFMO,図 7 は MHD シミュレーションのものである.各図において, 横軸は稼働計算ノード数,縦軸は従来手法の性能で正規化した正規化性能である.凡例は, $\alpha=0~0.4$  は $\alpha$ がそれぞれの値の時,no CAP はキャッピングを行っていない時の実行結果を表している.

まず、電力制約適応型システムでの実行と従来手法との 比較を行う.(*B<sub>total</sub>*, *α*)=(3,360, 0.2),(5,040, 0.3)の時、最 適な稼働計算ノード数で実行を行っても従来手法と比べて 性能が低下している.これは、電力バジェットが少ないの に加えてアイドル計算ノードが消費している電力が大き く、稼働計算ノード数が従来手法未満となったためである. 一方、それ以外の場合は電力制約適応型システムを用いる ことで従来手法と比較して性能が向上している.特に、並 列性の高いBT,MHDシミュレーションでは、約1.1~1.8 倍の性能向上を達成しており、並列性の低いOpenFMOの 場合でも最大で約1.2倍の性能向上を達成している. 次に,稼働計算ノード数と $\alpha$ が性能に与える影響を確認する.各 $B_{total}$ において,動作周波数が低下し始める稼働計算ノード数から,性能が no CAP より低下している.この時,動作周波数が低下し始めた計算ノード数をN',稼働計算ノード数がNの時の性能を Perf(N)とすると, $N_a > N'$ を満たす $N_a$ に対して,アプリケーション, $\alpha$ によって Perf( $N_a$ ) と Perf(N')の大小関係が異なっていることが分かる.

 $\alpha$ の値が変化すると,図2に示す通り, $\Delta CPU_{CAP}(N_a)$ の値が変化する.また,図4に示す通り,計算ノード単体の性能は電力キャップ値に対して線形なので,その低下幅は $\Delta CPU_{CAP}(N_a)$ の絶対値に比例する.そのため,実行しているアプリケーションの並列度が高く,かつ $\alpha$ が大きい時に動作周波数低下による性能低下を計算ノード数増加による性能向上が上回ると, $Perf(N_a)>Perf(N')$ となる.一方,実行しているアプリケーションの並列度が低い,または $\alpha$ が小さい時,計算ノード数を増加させても動作周波数低下に見合うだけの性能向上を得られず, $Perf(N')>Perf(N_a)$ となる.

#### 3. 提案手法

本章では,消費電力制約下における稼働計算ノード数の 決定手法の提案を行う.また,提案手法から得られた計算 ノード数(以下,提案稼働計算ノード数と呼称)と,全探 索によって得られた最適な稼働計算ノード数(以下,最適 稼働計算ノード数と呼称)と比較することで提案手法の評 価を行う.

まず,動作周波数が低下し始めた点からの性能の変化は 線形であると仮定する.つまり,動作周波数が低下し始め た稼働計算ノード数をN'とすると,稼働計算ノード数が N'より大きい時,性能は計算ノード数に対して単調増加, または単調減少であるとする.その仮定に基づき,以下の 手順で提案稼働計算ノード数を決定する.

- (1)稼働計算ノード数を1として消費電力キャッピングを 行わずに実行し、アプリケーション実行時の CPU の 消費電力 P<sub>CPUere</sub>を計測する
- (2)式(1),(2)を用いて、電力キャップ値が P<sub>CPUexe</sub> 以上となる最大の稼働計算ノード数 N<sub>nocap</sub> と、電力キャップ値が CPU の最低動作電圧以上となる最大の稼働計算ノード数 N<sub>limit</sub> を算出する
- (3) 稼働計算ノード数を N<sub>nocap</sub>, N<sub>nocap</sub>+1, N<sub>limit</sub> とし てアプリケーションを実行し, その3つの中で最も性 能が高い稼働計算ノード数を提案稼働計算ノード数と する

稼働計算ノード数が N の時の性能を Perf(N) とする.まず  $1 \le N \le N_{nocap}$ の時,動作周波数は一定(定格動作周波数)である.そのため,稼働計算ノード数増加に伴い性能が向上するので, $N = N_{nocap}$ の時に性能が最大となる.



図 7 電力バジェット毎の MHD シミュレーションの性能

次に $N_{nocap} < N \le N_{limit}$ の時を考える.仮定より,動作周波数が低下し始めた点からの性能の変化は線形であるため, $N_{nocap} < N \le N_{limit}$ において性能が最大となるのは $N = N_{nocap} + 1$ の時か $N = N_{limit}$ の時のどちらかである.

以上より,性能が最大となりうるのは $N = N_{nocap}$ ,  $N = N_{nocap} + 1$ ,  $N = N_{limit}$  のいずれかのみであるため, これらの中で最も性能が高い稼働計算ノード数を提案稼働 計算ノード数とする.

#### 4. 評価

まず,提案稼働演算ノード数と,最適稼働演算ノード数

の比較を行う.表2~4に各アプリケーションにおける提 案稼働演算ノード数と,最適稼働演算ノード数を示す.表 2はBT,表3はOpenFMO,表4はMHDシミュレーショ ンを示す.

 $B_{total}$ =3,360[W]の時,アプリケーション, $\alpha$ の値に関わらず,提案稼働演算ノード数と最適稼働演算ノード数が等しくなった.一方, $B_{total}$ =5,040[W],6,720[W]の時,提案稼働演算ノード数と最適稼働演算ノード数の間に違いが見られる.これは,提案手法では,CPUの動作周波数が低下し始めた点から計算ノード数増加に伴って性能が線形に変化すると仮定しているが,実際には線形ではなく,極大点が存在しているためである.

| 2 2 近米物動換弁7 1 数C取過物動換弁7 1 数の比較(D1) |    |       |     |    |     |     |     |       |     |     |     |     |  |
|------------------------------------|----|-------|-----|----|-----|-----|-----|-------|-----|-----|-----|-----|--|
| $B_{total}[W]$                     |    | 3,360 |     |    | 5,0 | 040 |     | 6,720 |     |     |     |     |  |
| α                                  | 0  | 0.1   | 0.2 | 0  | 0.1 | 0.2 | 0.3 | 0     | 0.1 | 0.2 | 0.3 | 0.4 |  |
| 提案稼働演算ノード数                         | 13 | 9     | 4   | 20 | 18  | 14  | 11  | 27    | 26  | 24  | 22  | 31  |  |
| 最適稼働演算ノード数                         | 13 | 9     | 4   | 20 | 18  | 14  | 11  | 26    | 26  | 24  | 24  | 29  |  |

表 2 提案稼働演算ノード数と最適稼働演算ノード数の比較(BT)

表 3 提案稼働演算ノード数と最適稼働演算ノード数の比較 (OpenFMO)

| $B_{total}[W]$ | 3,360 |     |     |    | 5,  | 040 |     | 6,720 |     |     |     |     |
|----------------|-------|-----|-----|----|-----|-----|-----|-------|-----|-----|-----|-----|
| α              | 0     | 0.1 | 0.2 | 0  | 0.1 | 0.2 | 0.3 | 0     | 0.1 | 0.2 | 0.3 | 0.4 |
| 提案稼働演算ノード数     | 13    | 9   | 4   | 20 | 17  | 14  | 8   | 26    | 25  | 24  | 22  | 16  |
| 最適稼働演算ノード数     | 13    | 9   | 4   | 19 | 17  | 14  | 8   | 26    | 25  | 23  | 20  | 16  |

表 4 提案稼働演算ノード数と最適稼働演算ノード数の比較(MHD シミュレーション)

| $B_{total}[W]$ | 3,360 |     |     |    | 5,0 | 040 |     | 6,720 |     |     |     |     |
|----------------|-------|-----|-----|----|-----|-----|-----|-------|-----|-----|-----|-----|
| α              | 0     | 0.1 | 0.2 | 0  | 0.1 | 0.2 | 0.3 | 0     | 0.1 | 0.2 | 0.3 | 0.4 |
| 提案稼働演算ノード数     | 15    | 9   | 4   | 20 | 20  | 18  | 10  | 27    | 27  | 25  | 30  | 30  |
| 最適稼働演算ノード数     | 15    | 9   | 4   | 20 | 18  | 16  | 9   | 27    | 27  | 27  | 27  | 27  |

また,図8~10に,稼働演算ノード数を提案稼働演算ノー ド数と最適稼働演算ノード数として各アプリケーションを 実行した時の性能を示す.図8はBT,図9はOpenFMO, 図10はMHDシミュレーションを示す.

横軸は電力バジェット [W] と $\alpha$ ,縦軸は従来手法で実行時の性能で正規化した正規化性能である.図に示す通り, ( $B_{total}, \alpha$ )=(3,360, 0.2),(5,040, 0.3) 以外の $B_{total}$ ,  $\alpha$ の組の時,電力制約適応型システムで提案手法を用いることで従来手法と比べて性能が最大で約77%向上している.また,提案稼働演算ノード数を用いた実行は,最適な実行と比較して最大でも6%程度の性能低下に留まっている.

#### 5. おわりに

次世代のスーパーコンピュータの開発に向けて,消費電 力が最大の壁になると言われている.その解決策として電 力制約適応型のの計算機システムに着目し,電力制約下に おいて性能性能向上を目的とした稼働演算ノード数の決定 法の提案を行った.提案手法を適用することで従来の実行 方法と比較して最大で約77%の性能向上を達成できること を示した.また,稼働演算ノード数が提案稼働演算ノード 数の場合の実行と最適稼働演算ノード数の場合の実行を比 較すると,提案手法は最適実行と比較して最大でも6%程 度の性能低下に留まることを示した.

謝辞 九州大学情報基盤研究開発センター深沢圭一郎氏 をはじめとする「JST CREST:ポストペタスケールシス テムのための電力マネージメントフレームワークの開発」 研究メンバー諸氏に感謝します.

#### 参考文献

- [1] H. M. E. S. J. D. and H. S., "Top500 supercomputer sites. http://www.top500.org/."
- [2] P. Kogge, K. Bergman, S. Borkar, D. Campbell, W. Carson, W. Dally, M. Denneau, P. Franzon, W. Harrod, K. Hill *et al.*, "Exascale computing study: Technology

challenges in achieving exascale systems," 2008.

- [3] N. e. a. Ishikawa Y. Maruyama, "Hpci 技術ロードマップ 白書 (2012)."
- [4] 科学技術振興機構, "ポストペタスケールシステムのための 電力マネージメントフレームワークの開発."
- [5] 吉田匡兵, 佐々木広, 深沢圭一郎, 稲富雄一, 上田将嗣, 井上 弘士, and 青柳睦, "Cpu と主記憶への電力バジェット配分 を考慮した hpc アプリケーションの性能評価," 情報処理 学会研究報告, vol. 2013, no. 21, pp. 1–8, 2013.
- [6] Intel, "Intel:intel 64 and ia-32 architectures softeware developer's manual (2012)."
- [7] K. Yoshii, K. Iskra, R. Gupta, P. Beckman, V. Vishwanath, C. Yu, and S. Coghlan, "Evaluating powermonitoring capabilities on ibm blue gene/p and blue gene/q," in *Cluster Computing (CLUSTER), 2012 IEEE International Conference on.* IEEE, 2012, pp. 36–44.
- [8] D. H. Bailey, E. Barszcz, J. T. Barton, D. S. Browning, R. L. Carter, L. Dagum, R. A. Fatoohi, P. O. Frederickson, T. A. Lasinski, R. S. Schreiber *et al.*, "The nas parallel benchmarks summary and preliminary results," in *Supercomputing*, 1991. Supercomputing'91. Proceedings of the 1991 ACM/IEEE Conference on. IEEE, 1991, pp. 158–165.
- [9] K. Fukazawa, T. Ogino, and R. J. Walker, "Configuration and dynamics of the jovian magnetosphere," *Journal of Geophysical Research: Space Physics (1978–2012)*, vol. 111, no. A10, 2006.







図 9 提案手法と最適実行の比較 ( OpenFMO )



図 10 提案手法と最適実行の比較(MHD シミュレーション)